## "به نام یزدان پاک"

پیش گزارش آزمایش ششم اعضای گروه: اعضای گروه: کیانا آقاکثیری 9831006 محمد چوپان 9831125 سارا تاجرنیا 9831016

نویسنده پیش گزارش: محمد چوپان

تاریخ تحویل پیش گزارش: 1400/1/24

## آمادگی پیش از آزمایش:

- ساختار و عملکرد مدارهای شیفت دهنده (منطقی و ریاضی) را تشریح و تفاوتها را بیان کنید.
  - ساختار و نحوه عملکرد 7-seg را به طور کامل توضیح دهید.

داده به ورودی برای لچ دیگر تبدیل شود و این توالی همچنان ادامه یابد.

شکل ۱: ساختار پیش گزارش

## شيفت رجيستر

شیفت رجیستر (Shift Register) یا ثبات انتقال دهنده یکی از انواع مدارات منطقی ترتیبی است که در ذخیرهسازی و انتقال داده های باینری کاربرد دارد. این ادوات ترتیبی داده های موجود در ورودی خود را بارگذاری (Load) میکنند و سپس آن ها را در هر پالس ساعت به خروجی منتقل (Shift) میکنند؛ از این رو به آن ها شیفت رجیستر میگویند. یک شیفت رجیستر از چندین لچ (Latch) داده نوع T تک بیتی (یک عدد به ازای هر بیت داده) تشکیل می شود. این لچها هم به ازای منطق یک و هم منطق صفر وجود دارند و با آرایش زنجیری سری به یکدیگر متصل شده اند تا خروجی یک لچ

بیت های داده ممکن است به صورت سریال به یک شیفت رجیستر وارد و یا از آن خارج شوند. سریال به این معنی است که بیت های داده یکی پس از دیگری از سمت چپ یا از سمت راست وارد یا خارج می شوند. این امکان نیز وجود دارد که همگی با هم در یک لحظه و با پیکربندی موازی وارد یا خارج شوند. تعداد لچهای تکی داده برای ساخت یک شیفت رجیستر معمولا توسط تعداد بیت هایی تعیین می شود، که باید به وسیله متداول ترین ساختار با طول ۸ بیتی (یک بایت) از هشت لچ داده تکی ذخیره شوند. شیفت رجیستر ها برای ذخیره سازی یا انتقال داده مورد استفاده قرار می گیرند.



شكل ٢: شيفت رجيستر ۴ بيتي ورودي سريال-خروجي سريال

برای یک مثال عینی میتوان به شیفت رجیستر ۴ بیتی زیر اشاره کرد:

فرض می کنیم که تمام فلیپ فلاپهای FFA تا FFA ریست شده اند و تمام خروجیهای QA تا QD در سطح منطقی صفر هستند. به عبارت دیگر هیچ داده موازی خارج نمی شود. حال اگر یک داده ۱ منطقی به پین ورودی فلیپ فلاپ FFA متصل شود، در نتیجه QA متناظر به سطح HIGH یا یک منطقی می رود، در حالی که تمام خروجیهای دیگر هنوز در سطح صفر منطقی باقی مانده اند. حال فرض کنید که پین ورودی داده فلیپ فلاپ FFA دوباره به سطح صفر منطقی بازگشته است (یک پالس ورودی -1-0 وارد شده است.)

پالس ساعت دوم، سطح خروجی فلیپ فلاپ FFA را به صفر و خروجی فلیپ فلاپ FFB ، یعنی QB را به یک منطقی تغییر میدهد، زیرا ورودی این فلیپ فلاپ (یعنی(D) ، سطح یک منطقی را از خروجی فلیپ فلاپ فلاپ FFA دریافت کرده است. بنابراین منطق یک در طول رجیستر یک بار به سمت راست منتقل شده است و در حال حاضر در QA قرار دارد.

زمانی که پالس ساعت سوم به مدار وارد شود، مقدار یک منطقی به خروجی فلیپ فلاپ FFC ، یعنی QC منتقل می شود و این روند تا زمان رسیدن پنجمین پالس ساعت ادامه می یابد. با رسیدن پالس ساعت پنجم، تمام خروجی های QD دوباره به سطح منطقی صفر باز می گردند.

تاثیر هر پالس ساعت، انتقال داده مربوط به هر مرحله به اندازه یک واحد به سمت راست است، تا جایی که داده 0001 به صورت کامل در رجیستر ذخیره شود. این مراحل در جدول زیر نشان داده شده است. مقدار این داده اکنون از طریق خروجیهای QD قابل خوانده شدن است.

بنابر این داده از فرم سربال در ورودی به فرم خروجی موازی تبدیل شده است. جدول درستی و شکل زیر نشان دهنده انتقال عدد یک در طول شیفت رجیستر از چپ به راست است.



شکل ۳:

شیفت رجیستر ۴ بیتی و رودی سریال-خروجی سریال

نمایشگر سون سگمنت، از هفت LED تشکیل شده که به شکل 8 در کنار یکدیگر قرار گرفتهاند.

هر یک از اینLED ها یک قسمت یا سگمنت نامیده می شوند، زیرا وقتی هر یک از آن ها روشن می شود، بخشی از یک عدد یا حرف را روشن می کند..

پایههای LED های سون سگمنت، در کنار یکدیگر و در زیر قطعه چیده شدهاند. این پایهها به گونهای نام گذاری شدهاند که ارتباط هر کدام از پایهها به LED متناظر با خود مشخص است. یکی از پایهها، نوع سون سگمنت را مشخص میکند. هر LED دو پایه دارد که یکی از آنها آند و دیگری کاتد نامیده می شود. بر همین اساس، دو نوع سون سگمنت نیز خواهیم داشت: کاتد مشترک (Common Cathode) یا CA.

تفاوت بین این دو نمایشگر این است که در نوع کاتد مشترک، کاتد دیودها به یکدیگر متصل است و در نوع آند مشترک، آند آنها به یکدیگر وصل شده است.

بسته به عدد دسیمالی که میخواهیم نشان دهیم، باید مجموعه مشخص متناظری از LED های سون سگمنت را با هم بایاس مستقیم و روشن کنیم. برای مثال جدول درستی سون سگمنت ارقام 9-0 به صورت زیر است.



شکل ۴: LED های مورد نیاز برای ارقام

شکل ۵: جدول درستی ارقام 9-0 در سون سگمنت

| رقم    | بخش روشن |   |   |   |   |   |   |
|--------|----------|---|---|---|---|---|---|
| دسيمال | а        | b | С | d | е | f | g |
| 0      | ×        | × | × | × | × | × |   |
| 1      |          | × | × |   |   |   |   |
| 2      | ×        | × |   | × | × |   | × |
| 3      | ×        | × | × | × |   |   | × |
| 4      |          | × | × |   |   | × | × |
| 5      | ×        |   | × | × |   | × | × |
| 6      | ×        |   | × | × | × | × | × |
| 7      | ×        | × | × |   |   |   |   |
| 8      | ×        | × | × | × | × | × | × |
| 9      | ×        | × | × |   |   | × | × |

در سون سگمنت کاتد مشترک، همه کاتدها به یکدیگر متصل شده و با هم به منطق 0یا زمین وصل می شوند. بنابراین، هر سگمنت را می توان با اعمال سیگنال HIGH یا 1 منطقی از طریق یک مقاومت محدود کننده به یکی از ترمینال های آند 1 تا 1 و شن کرد. شکل زیر، نمایشگر سون سگمنت کاتد مشترک را نشان می دهد.



شکل ؟: نمایش ساختار عاده کاتد شکل ؟: نمایش ساختار

در سون سگمنت آند مشترک، همه آندها به یکدیگر متصل شده و با هم به منطق 1وصل می شوند. بنابراین، هر سگمنت را می توان با اعمال سیگنال LOW یا 0منطقی از طریق یک مقاومت محدود کننده به یکی از ترمینال های کاتد a) تا a0 روشن کرد. شکل زیر، نمایشگر سون سگمنت آند مشترک را نشان می دهد.



شکل۷ : نمایش ساختار ۲-seg در پایه آند